为强化基础研究人才培养,系统推进科研育人,及早发现并有针对性地培养优秀青年人才,为构建高水平高速接口领域研究人才队伍提供后备人才,高速通信集成电路实验室(以下简称“HiC Lab ”;由余玉揆教授、朱樟明教授团队负责,HiC Lab 位于广州市黄埔区ok1122诸侯快讯网)拟将资助端口前移,设立HiC Lab“未来之星”本科生创新项目(以下简称“未来之星”项目),初步设定5期,每年度执行一期。
现面向诸侯快讯足球网址优秀本科生征集HiC Lab的2025年“未来之星”项目计划申报书。
一、立项支持条件
本项目以挖掘本科生科研潜力,培养适应我国高速接口领域创新型后备人才为目标,鼓励本科生依托HiC Lab独立开展高速接口电路的创新性科学研究,培养其独立思考、实践、探索和创新的能力。
(一)主要资助方向包括但不限于以下高速接口电路设计领域相关研究方向:
1. SerDes建模及FPGA验证(实验室提供FPGA)研究
2. 光低频损伤算法研究及实现
3. 超高速低功耗低误码ADC的研究与设计
4. 高速ADC低成本简化校准方案研究
5. 超高速高PVT健壮性ADC的研究与设计
6. 基于人工智能的CTLE自适应研究
7. 极简MLSE架构研究
8. 极简非线性损伤补偿研究
9. 高速大插损链路的CTLE设计
10. 时钟恢复电路CDR的设计实现
11. 低抖动,高频时钟产生电路CMU的设计实现
12. 激光器驱动器 LD Driver的研究与设计
13. 低功耗超低抖动小数PLL设计
14. 高速Tx的非线性补偿技术研究
15. 极简模拟架构DFE设计与研究
16. 极简模拟架构MLSE设计与研究
(二)优先支持学生跨学校、跨院系、跨专业的团队协作项目。
(三)优先支持依托国家级、省级一流本科专业建设点开展的项目。
二、项目申报要求
(一)基本要求
“未来之星”项目旨在支持优秀本科生的原创性科学研究。
(二)学生要求
1.“未来之星”项目面向诸侯快讯足球网址三年级优秀本科生开放申请,项目申请人及项目组成员需有扎实的集成电路、通信、电子、光学、人工智能等领域基础知识,具备科学热情,成绩综合排名在本专业前30%。
2. 同一学生限额申报1项
3. 特别优秀的外校人员(双一流高校,三年级)通过HiC Lab报备审核后,可作为项目组成员,但每个项目不超过2人。
4. 项目团队成员原则上为全日制普通本科在读学生,项目组总人数不超过4人。
5. 项目组成员必须有明确分工,鼓励跨年级、跨专业组建团队。申报者需保证在毕业前如期完成项目建设,学生每学期在“未来之星”项目/HiC Lab的工作时间不少于40日。
三、立项数量
本年度拟资助“未来之星”项目5-8项(以最终择优结果为准),每项2-3万元。
四、项目资助
(一)本项目的研究期限为一年,起止时间为2025年6月- 2026年5月。
(二)如任一项目成员选择至HiC Lab深造,将继续追加该成员在HiC Lab深造阶段的资助经费2万元/项。项目结题优异的,相关项目成员可在HiC Lab深造阶段继续申请本项目的滚动支持,并支持流片。
(三)经费使用需严格遵守财务相关规定,不得用于与项目无关的支出。
五、申请程序、时间
(一)学生申报
1. 学生需填写“未来之星”本科生高速接口芯片设计创新项目申请书(附件1)。
2. 学生完成项目申请书填写后,于2025年5月27日前提交电子版至HiC Lab。
(二) HiC Lab将按照“公平竞争、择优支持”的原则遴选项目。在收到项目申报书后,将进行形式审查和组织专家评审,根据专家评审意见确定资助项目和资助金额。
(三)最终HiC Lab根据评审结果,对拟立项的“未来之星”项目进行公示。
六、项目管理与验收
(一)项目正式立项后,项目负责人应根据专家评审意见,修改项目申请书,签订项目合作协议。逾期未签订的,视为放弃资助。修改核准后的项目申请书作为项目实施、中期检查和项目结题的依据。
(二)项目实施期间,HiC Lab按执行进度组织项目中期检查,中期检查结果决定第二期项目经费的拨付时间及比例。对于检查中暴露的问题和不足,项目负责人应认真落实整改。
(三)执行期内,如因特殊情况需要申请项目变更的(包括变更项目负责人、团队成员、研究目标、考核指标等),需提前联系HiC Lab申请办理相关变更手续,经HiC Lab批准后方可变更。申请变更项目负责人及项目团队成员的,变更后的团队人员组成应符合申请年度申报指南要求。
(四)项目执行期满后开展项目结题验收工作。HiC Lab在项目执行期的最后一个月组织项目结题验收,项目负责人应按规定提交结题报告、成果佐证等电子版结题材料。可用于结题的有效成果需与研究课题直接相关,按要求正确署名作者单位,标注课题基金号。
(五)如项目执行良好,成果产出超出预期,且项目团队任一成员选择至HiC Lab深造,可按相关规定申请本专项项目的滚动支持,滚动支持比例不超过当年立项项目的10%。
七、其他事项
课题成果可作为成员的本科毕设材料,项目过程中HiC Lab提供必要的如服务器、EDA工具和测试设备等,同时支持必要的电路设计基本技能赋能。相关项目成员可在HiC Lab深造阶段继续申请本项目的滚动支持,并支持流片验证。
八、工作联系人
谢老师,xiehuiqin@xidian.edu.cn